XC7A50T-3FGG484E был оптимизирован для применений с низким энергопотреблением, которые требуют последовательных трансиверов, высокой DSP и логической пропускной способности. Предоставьте самую низкую общую стоимость материала для высокопроизводительных и чувствительных к стоимости применений.
XC7A50T-3FGG484E был оптимизирован для применений с низким энергопотреблением, которые требуют последовательных трансиверов, высокой DSP и логической пропускной способности. Предоставьте самую низкую общую стоимость материала для высокопроизводительных и чувствительных к стоимости применений.
Функциональные особенности
Усовершенствованная высокопроизводительная логика FPGA на основе True 6-nput Table Technology, настраиваемой как распределенная память.
36 т.п.н. двойная оперативная оперативная операция со встроенной логикой FIFO для буферизации данных.
Технология высокой производительности Selectio ™, поддерживающая интерфейсы DDR3 до 1866 МБ/с.
Высокоскоростное последовательное соединение, встроенный гигабитный трансивер, со скоростью от 600 Мбит/с до 6,6 Гбит/с, а затем до 28,05 ГБ/с, обеспечивая специальный режим с низким энергопотреблением, оптимизированный для интерфейсов чипа в чип.
Пользователь, настраиваемый аналоговый интерфейс, интегрирует двойной канал 12-битный бит 1 мс с аналого-цифрового преобразователя и тепловые датчики теплового и мощности.
Чип процессора цифрового сигнала, оснащенного 25 x 18 множителями, 48-битным аккумулятором и диаграммой предварительной лестницы для высокоэффективной фильтрации, включая оптимизированную фильтрацию симметричного коэффициента.
Мощный чип по управлению часами, который сочетает в себе петли с фазовым шлифованием и модули управления часами гибридного режима, способные достичь высокой точности и низкого дрожания.
Integrated Block PCIE, подходящий для конечной точки x8 Gen3 и корневых портов.
Несколько вариантов конфигурации, включая поддержку товарного хранения, 256-битное шифрование AES с аутентификацией HRC/SHA-256, а также встроенное обнаружение и коррекцию SEU.